佳工机电网 在线工博会 我的佳工网 手机版 English
关键字  
  选择展区 >>
您的位置: 首页 > 电子元器件及材料展区 > 集成电路展厅 > 新闻 > 正文 产品 会展 人才 帮助 | 注册 登录  
集成电路
 按行业筛选
 按产品筛选
本产品全部新闻


e展厅 产品库 视频 新闻 技术文章 企业库 下载/样本 求购/论坛
  市场动态 | 技术动态 | 企业新闻 | 图片新闻 | 新闻评论 佳工网行业新闻--给您更宽的视角 发表企业新闻 投稿 
Cadence设计工具力助意法半导体成功流片20nm测试芯片
http://cn.newmaker.com 6/6/2012 8:40:00 AM  佳工机电网
欢迎访问e展厅
展厅
2
集成电路展厅
集成电路, 微控制器, 单片机, RAM存储器, ...
Cadence设计系统公司日前宣布其已助STMicroelectronics的一款20纳米测试芯片成功流片,采用定制模拟与数字方法学,实现20纳米高级工艺节点的混合信号SoC设计。两家公司的工程师紧密合作开发技术,使用含有Cadence Encounter和Virtuoso平台的方法进行设计、实现与签核,以及开发基础IP和一个面向20纳米工艺的基于SKILL的工艺设计包(PDK)。

这次20纳米成功流片是业界的一个里程碑,Cadence作为一家领先企业为20纳米工艺提供了端到端的混合信号设计流程。作为此次合作的一部分,STMicroelectronics已经应用了Cadence 20纳米全流程、物理IP库和相关PDK。

“在20纳米节点,定制模拟IP创建与数字实现的互相依赖性非常高,最理想的方法学应该涵盖混合信号芯片设计、验证和实现的定制模拟和数字方面,”Cadence硅实现部研发高级副总裁Chi-Ping Hsu博士说,“通过两年来的合作,Cadence和STMicroelectronics成功采用了一种高效方法学与设计自动化解决了设计复杂混合信号SoC的需求。”

ST将Cadence Virtuoso Layout Suite应用于包括基础IP、PLL和视频DAC的定制IP开发,对其自动布局布线。为了确保结果的精确性,设计师使用一个20纳米PDK实现高级功能,比如Modgens、约束和空间式布线(space-based routing)。Encounter数字实现(EDI)系统提供了20纳米物理实现功能进行流片,解决布局、优化和布线时的20纳米工艺所需。

“我们致力于提供20纳米的混合信号SoC设计功能,需要对模拟和数字设计方法学都有深入了解的合作伙伴,” STMicroelectronics技术研发部高级副总裁Philippe Magarshack说,“我们在20纳米开发初期就选择了Cadence,今天的里程碑证明了合作的成功。”

发表评论】【新闻评论】【论坛】【收藏此页
更多有关集成电路的新闻:
·e2v利用全新ESIstream©协议简化串行数据传输 12/8/2014
·e2v将主要68k微处理器的生命周期延长 10 年 12/8/2014
·风河为Altera SoC平台定制操作系统和开发工具 2/11/2014
·瑞萨电子与TSMC共同打造微控制器设计生态环境技术 5/29/2012
·春天里的存储故事--“BIWIN首届Nand Flash应用高峰论坛”侧记 4/5/2012
·存储技术变局为中国制造带来了什么机遇? 3/29/2012
·Ramtron携手Revere Security研发F-RAM 3/14/2012
·美国AMAT与新加坡的研究机构共同设立三维封装技术研究中心 3/14/2012
·[图]Microchip继续生产100%兼容NXP停产MCU的8051/80C51单片机 2/23/2012
·瑞萨发布全新32位汽车微控制器V850E2/PJ4-E 2/15/2012
查看与本新闻相关目录:
·电子元器件及材料展区 > 集成电路展厅 > 集成电路新闻

对 集成电路 有何见解?请到
集成电路论坛 畅所欲言吧!





网站简介 | 企业会员服务 | 广告服务 | 服务条款 | English | Showsbee | 会员登录  
© 1999-2024 newmaker.com. 佳工机电网·嘉工科技