佳工机电网 在线工博会 我的佳工网 手机版 English
关键字  
  选择展区 >>
您的位置: 首页 > 电子元器件及材料展区 > 集成电路展厅 > 新闻 > 正文 产品 会展 人才 帮助 | 注册 登录  
集成电路
 按行业筛选
 按产品筛选
本产品全部新闻


e展厅 产品库 视频 新闻 技术文章 企业库 下载/样本 求购/论坛
  市场动态 | 技术动态 | 企业新闻 | 图片新闻 | 新闻评论 佳工网行业新闻--给您更宽的视角 发表企业新闻 投稿 
Synopsys与联华推出90纳米低功耗设计流程
http://cn.newmaker.com 1/26/2007 2:44:00 PM  佳工机电网
欢迎访问e展厅
展厅
2
集成电路展厅
集成电路, 微控制器, 单片机, RAM存储器, ...
Synopsys与联华电子宣布双方合作以Synopsys的Galaxy设计解决方案平台为基础,针对联华电子的90纳米工艺,在参考设计流程中增添了新的功能。

该先进的90纳米低功耗设计流程于2005年11月正式推出。现在,该流程不仅添加了可显著降低动态功耗和泄漏的自动多电压功能,而且还增加了新的可测性设计(DFT)功能。此外,已有的面向制造的设计功能也经过联华电子的程式库验证。这些新增功能有助于IC公司降低复杂低功耗设计的风险,并提高可预测性。

RTL-to-GDSII参考流程可帮助设计人员应对多电压设计的挑战,如在90纳米产品设计中尤其重要的动态功耗和泄漏。该参考流程的特色包括电平转换单元(level shifter)的插入、布局、优化与验证、也包括电压分区(VA:Voltage Area)的创建与电压分区自动识别(VA-aware)的物理优化、时钟树综合及布线。时序收敛流程包括采用多电压物理验证的信号完整性预防、修复和sign-off。此外,该流程还包括全芯片功耗分析与功耗网络(power network)分析,以确保设计的低功耗完整性。参考设计流程中还包括Synopsys的DFT MAX扫描压缩自动化解决方案,这有助于实现更高的测试质量,缩短测试程序的耗时。90纳米参考设计流程还加上了Synopsys的DFM技术,包括冗余导通孔的插入、导通孔群(via-farm)/导通孔阵(via-array)的规则和时序驱动的金属填充。

为验证参考流程的效率,Synopsys专业服务部的设计顾问与联华电子的工程师们协作,用开放源32位RISC微处理器核,设计了一块测试芯片。该芯片经联华电子的程式库验证,被分成多电压分区,并采用先进的低功耗参考流程予以实现。微处理器核包括一个符合32位RISC CPU的SPARC-V8、标准AMBA系统总线、10/100 Ethernet MAC和标准PCI接口。该芯片可针对其它数字和/或模拟/混合信号IP模块,可非常容易地配置和扩展。

供货

联华电子/Synopsys参考设计流程已正式上市,欢迎访问联华电子网站http://my.umc.com了解详细情况。该参考流程由联华电子和Synopsys专业服务团队共同开发。

发表评论】【新闻评论】【论坛】【收藏此页
更多有关集成电路的新闻:
·[图]瑞萨电子为扩展其RA MCU产品家族推出RA6T1 MCU,适用于电机控制及基于AI的端点预测性维护 10/28/2020
·Silicon Labs新型无线SoC助力零售、商业和工业物联网市场数字化转型 2/23/2020
·[图]Excelitas Technologies推出全新PYD 2592探测器,以扩展其DigiPyro产品系列 1/15/2020
·[图]罗德与施瓦茨推出高精度测试暗室,助力下一代汽车雷达芯片的研发 12/12/2019
·[图]Dialog半导体推出超小蓝牙低功耗SoC及模块,助力连接未来十亿IoT设备 11/4/2019
·[图]X-FAB在180nm BCD-on-SOI平台上新增非易失性存储器功能 10/17/2019
·[图]瑞萨电子发布RX72T系列MCU 为工业机器人伺服控制带来更丰富的微控制器选择 5/18/2019
·[图]新型45V零漂移运算放大器提供超高精度和EMI滤波 1/16/2019
·Atmel对其ATtiny 10/20/40微控制器进行优化 4/6/2010
·[图]奥地利微电子推出低压微处理器监测电路 1/24/2007
查看与本新闻相关目录:
·电子元器件及材料展区 > 集成电路展厅 > 集成电路技术动态

对 集成电路 有何见解?请到
集成电路论坛 畅所欲言吧!





网站简介 | 企业会员服务 | 广告服务 | 服务条款 | English | Showsbee | 会员登录  
© 1999-2024 newmaker.com. 佳工机电网·嘉工科技