佳工机电网 在线工博会 我的佳工网 手机版 English
关键字  
  选择展区 >>
您的位置: 首页 > 电子元器件及材料展区 > 集成电路展厅 > 新闻 > 正文 产品 会展 人才 帮助 | 注册 登录  
集成电路
 按行业筛选
 按产品筛选
本产品全部新闻


e展厅 产品库 视频 新闻 技术文章 企业库 下载/样本 求购/论坛
  市场动态 | 技术动态 | 企业新闻 | 图片新闻 | 新闻评论 佳工网行业新闻--给您更宽的视角 发表企业新闻 投稿 
Silicon Labs推出新型PCI Express缓冲器简化数据中心时钟设计
http://cn.newmaker.com 12/4/2014 12:54:00 PM  佳工机电网
Silicon Labs推出新型PCI Express缓冲器简化数据中心时钟设计-Si531xx和Si53019 PCIe Gen3扇出缓冲器可使服务器和存储设备主板设计实现最低功耗及最少的片外器件数量-

中国,北京-2014年12月4日-为互联网基础设施提供高性能时钟解决方案的领导厂商Silicon Labs(芯科实验室有限公司,NASDAQ:SLAB)今天宣布推出PCI Express(PCIe) Gen1/2/3扇出缓冲器,此产品为包括服务器、存储器和交换机在内的数据中心应用而设计。针对当今领先的x86主板和服务器系统,新型的Si5310x/11x/019 PCIe缓冲器是业内最高能效的扇出缓冲器,有效扩展了Silicon Labs不断壮大的PCIe计时产品线。凭借灵活的输出数量选项,新型的PCIe缓冲器能够完整满足98%的基于x86的服务器/存储器主板设计需求。

多年以来,数据中心设备制造商不得不在有限的供应商中选择通过主要x86 CPU和芯片组供应商认证的PCIe Gen3缓冲器。这些传统的PCIe缓冲器通常基于十分耗电的恒流输出技术,每个输出至少需要4个片外终端电阻器以及一个参考电阻器,增加了物料清单(BOM)成本。随着能耗和散热成本逐渐成为数据中心设计的关键所在,开发人员越来越倾向于寻求那些既能提供最大能源效率,又符合严格的x86主板规格的计时产品。Silicon Labs的Si5310x/11x/019系列产品能够为设备制造商提供低功耗、标准兼容的PCIe缓冲器产品,这些产品不仅通过了主要x86 CPU和芯片组供应商的认证,而且也获得强大的技术支持。

超过90%以上的现有主板设计依旧采用基于恒流输出技术的PCIe缓冲器。为了满足这些现有市场的需求,Silicon Labs新型Si53019 PCIe恒流缓冲器提供了一个完全认证的直接替换兼容解决方案,并且与传统解决方案相比,能耗减少30%。

为了进一步降低功耗,Silicon Labs的Si5310x和Si5311x器件使用创新的推挽输出架构,可提供业界最低能耗的PCIe缓冲器系列产品。这些器件比恒流缓冲器减少60%的功耗,同时减少每路输出所需的片外电阻器,显著的减少了片外器件数量,简化了印刷电路板(PCB)的设计。例如,通过使用Silicon Labs的19路输出的Si53119推挽缓冲器代替传统的恒流器件,开发人员能够节省将近1W的能耗,并且减少了39个片外器件。

针对采用新型基于ARM® SoC的超大规模服务器和存储市场的系统设计,Silicon Labs的Si5310x和Si5311x推挽输出芯片也是最佳的PCIe计时解决方案。与基于x86的设计相似,应用于服务器和存储设备的基于ARM的SoC平台,使用PCIe作为主要的系统数据总线和互连方式。随着系统级能效逐渐成为超大规模架构的关键所在,采用推挽输出的新型Si5310x和Si5311x器件便成为了服务器和存储平台设计的理想选择(无论其采用何种CPU架构)。

除了考虑能耗之外,数据中心设备的制造商也面临着保持信号完整性的挑战,因为通常需要在长达60英寸的电路板之间传输时钟信号。在如此长的距离中,PCIe时钟的上升和下降时间将延长并变慢,这也导致抖动性能降低,系统丢包率升高。Silicon Labs的PCIe Gen3缓冲器设计旨在能够提供长距离时钟信号传输,同时保持兼容标准的PCIe上升和下降时间规格,从而防止抖动增加和丢包率上升。

Silicon Labs的新型PCIe缓冲器系列产品支持6、8、12、15、19路输出,同时具有恒流和推挽输出缓冲器,这使得开发人员能够为每个应用定制最佳的计时解决方案。Silicon Labs的芯片与传统PCIe缓冲器引脚和功能兼容,凭借增强能源效率、信号完整性和抖动性能,可提供给开发人员最优秀的可选方案。

Silicon Labs时钟产品营销总监James Wilson表示:“移动互联网流量和云计算正在推动更快、更高性能的数据中心设备选择支持PCIe标准和主要x86规范的高精度计时解决方案。我们已经扩展了PCIe计时产品线,现在包括完全符合x86规范的PCIe Gen3扇出缓冲器,能够极大降低数据中心设备的功耗、成本和复杂性。我们新型的PCIe产品有效补充了Silicon Labs的任意频率时钟发生器,为服务器、交换机和存储设计提供了单芯片时钟树解决方案。”

Silicon Labs提供广泛的时钟产品线,包括频率灵活的时钟发生器、抖动衰减器、时钟缓冲器、PCIe时钟和振荡器,能够满足各类物联网基础设施应用。这些高性能的计时解决方案使得开发人员能够通过单一的一站式购齐的供应商,为数据中心、核心网络、无线基础设备、宽带接入以及测试和测量设计提供满足需求的完整计时解决方案。

价格和供货

Si531xx和Si53019 PCIe扇出缓冲器现在已经量产,可提供样片。在一万片采购量时,Si531xx推挽输出缓冲器单价为1.70美元起,Si53019恒流输出缓冲器单价为2.85美元起。为了加速采用推挽输出时钟缓冲器的服务器和存储应用的开发,Silicon Labs提供了Si53108-EK、Si53112-EK和Si53119-EK评估板,每个售价均为125美元(厂商建议零售价)。有关Silicon Labs的PCIe Gen3扇出缓冲器的更多信息,购买样片或开发工具,请浏览网站:www.silabs.com/PCI-express-clocks。

欢迎访问e展厅
展厅
2
集成电路展厅
集成电路, 微控制器, 单片机, RAM存储器, ...


发表评论】【新闻评论】【论坛】【收藏此页
更多有关集成电路的新闻:
·[图]瑞萨电子为扩展其RA MCU产品家族推出RA6T1 MCU,适用于电机控制及基于AI的端点预测性维护 10/28/2020
·Silicon Labs新型无线SoC助力零售、商业和工业物联网市场数字化转型 2/23/2020
·[图]Excelitas Technologies推出全新PYD 2592探测器,以扩展其DigiPyro产品系列 1/15/2020
·[图]罗德与施瓦茨推出高精度测试暗室,助力下一代汽车雷达芯片的研发 12/12/2019
·[图]Dialog半导体推出超小蓝牙低功耗SoC及模块,助力连接未来十亿IoT设备 11/4/2019
·[图]X-FAB在180nm BCD-on-SOI平台上新增非易失性存储器功能 10/17/2019
·[图]瑞萨电子发布RX72T系列MCU 为工业机器人伺服控制带来更丰富的微控制器选择 5/18/2019
·[图]新型45V零漂移运算放大器提供超高精度和EMI滤波 1/16/2019
·[图]Efinix® 全力驱动AI边缘计算,成功推出Trion™ T20 FPGA样品 12/13/2018
·亚信电子推出新一代 I/O 连接芯片 3/10/2016
查看与本新闻相关目录:
·电子元器件及材料展区 > 集成电路展厅 > 集成电路技术动态

对 集成电路 有何见解?请到
集成电路论坛 畅所欲言吧!





网站简介 | 企业会员服务 | 广告服务 | 服务条款 | English | Showsbee | 会员登录  
© 1999-2024 newmaker.com. 佳工机电网·嘉工科技